xilinx anuncia virtex ultrascale +, el fpga més gran del món | tecnologia de poder - Xilinx

Xilinx anuncia Virtex UltraScale +, el FPGA més gran del món



Xilinx, Inc., the leader in adaptive and intelligent computing, today announced the expansion of its 16 nanometer (nm) Virtex UltraScale+ family to now include the world's largest FPGA - the Virtex UltraScale+ VU19P. With 35 billion transistors, the VU19P provides the highest logic density and I/O count on a single device ever built, enabling emulation and prototyping of tomorrow's most advanced ASIC and SoC technologies, as well as test, measurement, compute, networking, aerospace and defense-related applications.

El VU19P estableix un nou estàndard en les FPGA, que inclou 9 milions de cel·les lògiques del sistema, fins a 1,5 terabits per segon de l'amplada de banda de memòria DDR4 i fins a 4,5 terabits per segon de l'ample de banda del transceptor i més de 2.000 usuaris d'E / S. Permet el prototipat i l’emulació dels SoCs més complexos actuals, així com el desenvolupament d’alguns algoritmes complexos emergents com els que s’utilitzen per a intel·ligència artificial, aprenentatge automàtic, processament de vídeo i fusió de sensors. El VU19P és 1,6X més gran que el seu predecessor i el que abans era el FPGA més gran de la indústria: el Virtx UltraScale 440 FPGA de 20 nm. 'El VU19P permet als desenvolupadors accelerar la validació de maquinari i començar la integració de programari abans que estigui disponible el seu ASIC o SoC', va dir Sumit Shah, director principal, màrqueting i gestió de línia de productes, Xilinx. “Aquesta és la nostra tercera generació d’FPGA de rècords mundials. Primer va ser el Virtex-7 2000T, seguit del Virtex UltraScale VU440, i ara el Virtex UltraScale + VU19P. Però això és més que una tecnologia de silici; estem proporcionant fluxos d'eines robustos i provats i IP per suportar-ho. '

El VU19P té el suport d’un extens conjunt d’eines de depuració, visibilitat i IP, proporcionant als clients una plataforma de desenvolupament integral per dissenyar i validar ràpidament les aplicacions i tecnologies de propera generació. La covalidació de maquinari i programari permet als desenvolupadors presentar programari i implementar funcions personalitzades abans que estiguin disponibles peces físiques. A més, es pot co-optimitzar el flux de disseny mitjançant la utilització de Xilinx Vivado Design Suite, que redueix el risc de despesa i de cinta, i millora l'eficiència i el temps de comercialització.

'Arm es basa en dispositius Xilinx com a part del nostre procés per validar el nostre processador de pròxima generació IP i tecnologia SoC', va dir Tran Nguyen, director de serveis de disseny, Arm. 'El nou VU19P permetrà a Arm, i moltes altres del nostre ecosistema, accelerar el disseny, el desenvolupament i la validació de les nostres tecnologies de full de ruta més ambicioses.'

The VU19P will be generally available in the fall of 2020. To learn more about the VU19P as well as Xilinx's complete line of Virtex UltraScale+ FPGA products, visit this page.