Els processadors Intel 'Tiger Lake-U' podrien suportar la memòria LPDDR5



Intel's Core 'Tiger Lake' microarchitecture could be a point of transition between DDR4 and DDR5 for the company. Prototypes of devices based on the ultra-compact 'Tiger Lake-Y' SoC were earlier shown featuring LPDDR4X memory, although a new device, possibly a prototyping platform, in the regulatory queue with the Eurasian Economic Commission describes itself as featuring a 'Tiger Lake-U' chip meant for thin and light notebooks and convertibles. This device features newer LPDDR5 memory, according to its regulatory filing.

LPDDR5 succeeix LPDDR4X com el següent estàndard de memòria de baix consum de la indústria, oferint taxes de dades de fins a 6.400 MT / s (enfront de fins a 4.266 MT / s de LPDDR4X) i consumeix fins a un 30 per cent menys de potència. Aquest prototip a la CEE segurament utilitzarà xips de memòria LPDDR5 inèdits ja que els majors DRAM Samsung i SK Hynix tenen previst enviar les seves solucions de memòria basades en DDR5 només a finals d’aquest any, tot i que la producció massiva dels xips ja ha començat a Samsung. , en factors de forma PoP. Un successor de la desena generació Core 'Ice Lake', 'Tiger Lake' serà la segona microarquitectura de CPU d'Intel dissenyada per al seu node de fabricació de silici de 10 nm. Sources: KOMACHI_Ensaka (Twitter), Eurasian Economic Commission, Tom's Hardware